PCI Express デザイン

 このコースでは、ザイリンクス PCI Express® コアをアプリケーションにインプリメントする方法について説明します。 ここでは特にザイリンクス デバイスがサポートする回路とデザイン例を使用したザイリンクス PCI Express システムのインプリメンテーションに重点を置いて説明します。

このコースを受講することで、PCIe コアを含むアプリケーションの市場投入時間を短縮する設計方法を学ことができます。また、適切なソリューションを選択する際に役立つよう、ザイリンクスが提供するさまざまな PCI Express コア製品も紹介します。
コース名 PCI Express デザイン
ソフトウェアツール Vivado Design Suite 2014.1
ハードウェアツール Kintex-7 FPGA KC705 ボード
トレーニング期間 2日間
受講料 お一人様 8 TC or 98,000円(税込 105,840円)
受講対象者 ・PCI Express 用の IP コアを使用するアプリケーション設計に携わるハードウェア設計者
・ザイリンクス LogiCORE™ PCI Express ソリューションに対する理解を深めたいソフトウェア エンジニア
・ザイリンクスが提供するテクノロジを最大限に活用し、PCI Express アプリケーションにおけるパフォーマンス、レイテンシ、バンド幅を向上させたいシステム アーキテクト
受講要件 ・PCIe 仕様プロトコルの知識
・VHDL または Verilog の知識
・ザイリンクス インプリメンテーション ツールの使用経験
・シミュレーション ツールの使用経験
・中級レベルのデジタル設計経験
コース内容 1 日目
・コース概要
・PCIeアーキテクチャの概要
・PCIeプロトコルの復習
・Vivado IPカタログによるPCIeコアのカスタマイズ
・演習 1 : PCIeコアの構築
・PCIeシステムデザインのシミュレーション
・コアへのロジック接続
・パケットフォーマットの詳細
・演習 2 : ダウンストリームポートモデルのシミュレーション
2 日目
・エンドポイントアプリケーションの注意事項
・演習3 : 擬似トランザクションモデリング
・DMA
・演習 4 : デザインインプリメンテーション
・7シリーズルートポート
・PCIeコンフィギュレーション
・コンプライアンスおよびデバッグ
・割り込みおよびエラー管理
・コースのまとめ
・付録1. メカニカル、ホットプラグおよび電力
・付録2. 7シリーズGen3コアソリューション
・まとめ
会場・定員 ザイリンクス株式会社(大崎、16名) ※最少開催人数:4名
株式会社エッチ・ディー・ラボ(新横浜、12名) ※最少開催人数:4名
日時・開催場所・
受付状況

3/16(木)~17(金) 10:00~17:30 at 東京(XILINX)  受付中

お申し込み方法 「受付中」 :お申し込み受付中です。 受付中の文字をクリックすると申し込みフォームへ移動いたします。
「準備中」 :まだお申し込みはできません。 開催月の2ヶ月前頃より受付を開始する予定です。
お支払方法 1. 現金でのお支払い(hdLab社へお振込み)
2. XPA トレーニングクレジット(TC)でのお支払い
3. XPAトレーニングクレジット(TC)と現金でのお支払い

XPAとはトレーニング クレジットと、ザイリンクス開発ソフトウェア各種とのセット販売のことです。 XPA の詳細はXPA バンドル プログラム(ザイリンクス社)*1をご覧下さい。 トレーニング クレジットについてご不明な場合は ザイリンクス カスタマー トレーニングまで直接お問い合わせください。
*1 XPAバンドルプログラム⇒http://japan.xilinx.com/xpa/index.htm
XILINX
教育サービス
HDLABトレーニング(SystemC)
HDLABトレーニング(SystemVerilog)
HDLABトレーニング(Verilog HDL)
HDLABトレーニング(フレッシュマン向け)
HDLABトレーニング(専門分野)
HDLABトレーニング(組込み分野)
HDLABトレーニング(XILINX認定)
HDLABトレーニング日程表
HDLABトレーニング開催リクエスト
Eラーニング
STIL講座
STIL講座ログイン
設計スキルアセスメント
設計技能検定試験「ESA」
設計技能検定試験「ESA Basic」
設計・コンサルティング
ARM CPUモデル環境
SystemC
Design Style Guide
設計・検証のワンポイント
購入・見積もり
ダウンロード
お問い合わせ

XAP